MSRLJ103SC7104MFNA01

(이전품번 JWK105C7104MP-F)

적층 세라믹 커패시터

[일반적인 전자 기기 용 LW 역전 저 ESL 적층 세라믹 커패시터(LWDC™)]


외관

제품 사양

공급 체제 양산(권장)
정전용량 0.1 uF ± 20 %
CASE사이즈 (EIA/JIS) 0204/0510
정격전압 6.3 V
tanδ (max) 5 %
온도특성 (EIA) X7S
사용온도범위 (EIA) -55 to +125 ℃
정전 용량 변화율 (EIA) ±22 %
고온부하 (%정격전압) 150 %
절연저항값 (min) 500 MΩ·μF
L사이즈 0.52 ±0.05 mm
W사이즈 1.0 ±0.05 mm
T사이즈 0.3 ±0.05 mm
e사이즈 0.18 ±0.08 mm
RoHS Compliance (10 subst.) Yes
REACH Compliance (240 subst.) Yes
IEC62474 (Ver. D28.00) Compliance Yes
Halogen Free Yes
적용 납땜법 Reflow
포장 Taping Paper 10000pcs
Sn-Zn계는 납땜은 칩 적층 세라믹 커패시터의 신뢰성에 악영향을 줍니다.
Sn-Zn계는 납땜을 사용할 경우에는 사전에 당사로 연락을 주십시오.
기재내용에 대한 상세내용 및 주문하실 때에는 당사 영업으로 문의해 주시기 바랍니다.

특징

등가 직렬저항(ESR)이 작습니다.

등가 직렬 인덕턴스(ESL)이 작습니다.

고주파에서의 Noise 제거효과가 높습니다.

리플 전압 감소합니다.

소형대용량화를 실현합니다.

주요 용도

디커플링 커패시터

평활 커패시터(DC-DC컨버터, 스윗칭 전원)

제품 자료

링크

Q&A

제품환경증명서

특성 값 그래프

{{title}}